AMD发布首份Zen 6架构文档,详解基于2nm工艺的全面革新设计
8 小时前 / 阅读约7分钟
来源:Tomshardware
AMD发布Zen 6架构CPU文档,揭示其全新设计理念,支持256核,采用台积电2nm工艺,强调宽发射与同时多线程技术,支持AVX-512指令集,专为数据中心打造。

(图片来源:AMD)

分享方式:
  • Facebook
  • X
  • Whatsapp
  • Reddit
  • Flipboard
分享本文
参与讨论
关注我们
将我们添加为Google新闻上的首选来源

本周,AMD发布了一份名为“AMD Family 1Ah Model 50h-57h处理器性能监控计数器”的文档(由InstLatX64发现)。该文档通过性能监控接口,披露了基于Zen 6架构的AMD CPU(包括面向数据中心的EPYC‘Venice’处理器)的诸多架构细节。事实证明,Zen 6并非Zen 5的简单升级,而是一款采用全新设计理念打造的架构。

AMD长期以来一直以较为宽泛的措辞描述其基于Zen 6的CPU,透露这些CPU将配备多达256个核心,并采用台积电的2nm级工艺技术制造。本周面向软件开发者的PMC(性能监控计数器)文档指出,Zen 6微架构并非Zen 4/Zen 5的增量改进,而是一款刻意追求宽度、面向吞吐量的设计,配备了一个八槽调度引擎,并支持同时多线程(SMT)技术。

在这种设计中,两个硬件线程会动态竞争共享的调度槽池。因此,在相同的时钟频率下,基于Zen 6的处理器单线程性能可能并不总是能与苹果的9发射(或更宽)CPU相抗衡。然而,在某些特定场景下,这种架构有望展现出极高的性能。此外,该核心还配备了用于监测未使用调度槽、后端停顿和线程选择损失的专用计数器,这进一步证实了宽发射和SMT仲裁是AMD在Zen 6架构上所重点押注的关键因素。

Zen 6还显著增强了AMD对向量和浮点运算的监测能力,凸显了该架构对密集数学工作负载的高度重视。根据PMC文档,Zen 6处理器支持全宽度的AVX-512执行,涵盖FP64、FP32、FP16和BF16数据格式,包括FMA/MAC操作以及混合FP-INT向量执行(涵盖VNNI类、AES和SHA操作)。此外,它还能提供足够高的持续512位吞吐量,需要合并性能计数器以进行精确测量。虽然这并不能直接证明基于Zen 6的CPU将成为AVX-512性能的佼佼者,但确实表明Zen 6每周期能够完成足够的向量运算,足以超越传统的测量方法。

总体而言,Zen 6专注于性能提升的特性表明,它是AMD首款专为数据中心用例而从头设计的微架构。哪些特性将被保留在客户端产品中,以及这些产品的性能表现如何,仍有待进一步观察。但根据我们目前所能了解到的信息,基于Zen 6的CPU有望成为计算能力方面的佼佼者。

在Google新闻上关注Tom's Hardware,或将我们添加为首选来源,以便及时获取我们最新的新闻、分析和评测。