中国科大微电子学院胡诣哲教授课题组在锁相环芯片研究中取得突破,基于全新“电荷舵采样技术”,提出了电荷域整数型和小数型高性能全数字锁相环架构,成功实现最低约60飞秒(fs)抖动性能。该技术解决了传统锁相环模拟滤波器面积大、采样隔离度低等问题,通过高相位检测增益抑制带内量化噪声,提升环路带宽削弱数控振荡器相位噪声,多bit数字相位输出提升锁定速度与鲁棒性。相关成果已在IEEE Journal of Solid-State Circuits期刊发表,引发广泛关注。